Pmod IP核心更新- FPGA和Zynq支持

一年前我们引入了Pmod IP核心,IP块便于拖放使用MicroBlaze设计。准备使用IP核,添加Pmods到您的FPGAZynq董事会可以从几个小时的额外工作减少到几分钟,特别是如果你遵循我们的使用Pmod IP的教程。

从介绍的时候起,就多了Pmods已添加,教程已更新,以处理独特的情况,如使用中断。下面的表格将帮助您了解当前支持哪些Pmods和系统板,并帮助您浏览一些实现细节。

Pmods支持

Pmod 接口类型 参考时钟频率(兆赫 时钟信号名称 中断销名称/ s 使用PmodGPIO 其他的笔记
8 ld GPIO - - - - - - - - - - - - - - - - - - 是的
ACL SPI 80 ext_spi_clk - - - - - - - - - - - -
ACL2 SPI 50 ext_spi_clk - - - - - - - - - - - -
AD1 SPI - - - - - - - - - - - - - - - - - - - - - - - - 如果使用的AXI时钟快于100MHz,则需要适当地缩放定制参数。
AD2 IIC - - - - - - - - - - - - - - - - - - - - - - - -
肌萎缩性侧索硬化症 SPI 50 ext_spi_clk - - - - - - - - - - - -
AMP2 GPIO - - - - - - - - - - - - timer_interrupt - - - - - -
BB GPIO - - - - - - - - - - - - - - - - - - 是的
BTN GPIO - - - - - - - - - - - - - - - - - - 是的
DA1 SPI 50 ext_spi_clk - - - - - - - - - - - -
内附 GPIO - - - - - - - - - - - - - - - - - - - - - - - -
HYGRO IIC - - - - - - - - - - - - - - - - - - - - - - - -
JSTK SPI 16 ext_spi_clk - - - - - - - - - - - -
JSTK2 SPI 16 ext_spi_clk - - - - - - - - - - - -
KYPD GPIO - - - - - - - - - - - - - - - - - - - - - - - -
领导 GPIO - - - - - - - - - - - - - - - - - - 是的
导航 SPI /GPIO 50 ext_spi_clk - - - - - - - - - - - -
OLED SPI /GPIO 50 ext_spi_clk - - - - - - - - - - - -
OLEDrgb SPI /GPIO 50 ext_spi_clk - - - - - - - - - - - -
R2R GPIO - - - - - - - - - - - - - - - - - - - - - - - -
RTCC IIC - - - - - - - - - - - - - - - - - - - - - - - -
SF3 SPI 50 ext_spi_clk QSPI_INTERRUPT - - - - - -
SWT GPIO - - - - - - - - - - - - - - - - - - 是的
TC1 SPI 50 ext_spi_clk - - - - - - - - - - - -
CLS SPI 50 ext_spi_clk - - - - - - - - - - - -

平台支持

平台 处理器类型 内存接口发生器(MIG)使用? 笔记
附庸风雅的 Microblaze 是的
附庸风雅的S7 Microblaze 是的
艺术Z7 Zynq 没有
Basys3 Microblaze 没有
Cmod A7 Microblaze 没有
Genesys2 Microblaze 是的
Nexys4 Microblaze 没有
Nexys4-DDR Microblaze 是的
在下视频 Microblaze 是的
ZedBoard Zynq 没有
Zybo Zynq 没有
Zybo Z7 Zynq 没有

我们一直在向这些列表中添加新产品,并更新教程让它更容易理解,更有用。如果您对我们可以改进的地方有任何建议,请在下方的评论或Digilent论坛

0
第一个投票。

留下一个回复

您的电子邮件地址将不会被公布。必填字段被标记