在所有数字逻辑的核心,是和或门的基本原语。为了协助设计大型复杂数字设计,公司开发了集成电路(ICS),将尽可能多的逻辑包装成小尺寸。这种发展出来的重要装置是PAL,CPLD和FPGA.。

来自该开发的第一个广泛使用的设备是可编程阵列逻辑(PAL)设备。使用两个构建块进行PALS:逻辑平面和输出逻辑单元格。PAL通常具有大约20个I / O引脚,与更新的设备相比,相对较少的量,但是与多个7400系列IC一起使用以实现相同的结果。

下一代可编程逻辑是复杂的可编程逻辑设备(CPLD)。CPLD在PAL上的主要优点是较大数量的可用门和I / O引脚。这允许在小包装中进行大型高速逻辑设计。CPLD的典型用例是在启动时配置FPGA。这netfpga-sume.为此目的使用CPLD。CPLD具有非易失性的内存并保持配置,即使重新启动之后也是如此。这与FPGA不同,该FPGA从外部存储器设备加载配置。如果您对CPLD开发感兴趣,请查看CoolRunner-II CPLD入门板或者原始CMOD.。

现场可编程门阵列(FPGA)是具有百万和数百个I / O引脚中的栅极计数的完全可重新配置的设备。这允许创建和测试的高度复杂的设计,例如处理器。由于它们是非常可配置的,与设计专用IC(ASIC)的替代方案相比,开发成本大大减少。值得注意的是在逻辑设计中修复错误的相对简单性。如果在后期后发现错误,则可以轻松更新FPGA配置内存。查看我们在选择FPGA开发板中的选择店铺。

你好。我需要帮助一个比较表,PAL,FPGA,CPLD,SPLD,GAL设备。
嗨佩特鲁斯 - 我们需要更多信息。您可以更具体地与您正在寻找什么?